DMA_SxCR_DIR_Pos is only used within CMSIS.
 
Symbols
loading...
Files
loading...

DMA_SxCR_DIR_Pos macro

Syntax

#define DMA_SxCR_DIR_Pos (6U)

References

LocationText
stm32f401xc.h:1468
#define DMA_SxCR_DIR_Pos (6U)
stm32f401xe.h:1468
#define DMA_SxCR_DIR_Pos (6U)
stm32f407xx.h:5860
#define DMA_SxCR_DIR_Pos (6U)
stm32f410rx.h:1527
#define DMA_SxCR_DIR_Pos (6U)
stm32f410tx.h:1517
#define DMA_SxCR_DIR_Pos (6U)
stm32f411xe.h:1471
#define DMA_SxCR_DIR_Pos (6U)
stm32f412zx.h:5681
#define DMA_SxCR_DIR_Pos (6U)
stm32f413xx.h:5978
#define DMA_SxCR_DIR_Pos (6U)
stm32f417xx.h:6039
#define DMA_SxCR_DIR_Pos (6U)
stm32f429xx.h:6010
#define DMA_SxCR_DIR_Pos (6U)
stm32f439xx.h:6197
#define DMA_SxCR_DIR_Pos (6U)
stm32f446xx.h:6028
#define DMA_SxCR_DIR_Pos (6U)
stm32f469xx.h:6112
#define DMA_SxCR_DIR_Pos (6U)
stm32f479xx.h:6302
#define DMA_SxCR_DIR_Pos (6U)
stm32f401xc.h:1469
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f401xc.h:1471
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f401xc.h:1472
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f401xe.h:1469
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f401xe.h:1471
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f401xe.h:1472
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f407xx.h:5861
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f407xx.h:5863
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f407xx.h:5864
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f410rx.h:1528
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f410rx.h:1530
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f410rx.h:1531
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f411xe.h:1472
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f411xe.h:1474
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f411xe.h:1475
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f412zx.h:5682
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f412zx.h:5684
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f412zx.h:5685
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f413xx.h:5979
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f413xx.h:5981
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f413xx.h:5982
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f417xx.h:6040
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f417xx.h:6042
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f417xx.h:6043
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f429xx.h:6011
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f429xx.h:6013
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f429xx.h:6014
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f439xx.h:6198
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f439xx.h:6200
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f439xx.h:6201
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f446xx.h:6029
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f446xx.h:6031
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f446xx.h:6032
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f469xx.h:6113
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f469xx.h:6115
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f469xx.h:6116
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */
stm32f479xx.h:6303
#define DMA_SxCR_DIR_Msk (0x3UL << DMA_SxCR_DIR_Pos) /*!< 0x000000C0 */
stm32f479xx.h:6305
#define DMA_SxCR_DIR_0 (0x1UL << DMA_SxCR_DIR_Pos) /*!< 0x00000040 */
stm32f479xx.h:6306
#define DMA_SxCR_DIR_1 (0x2UL << DMA_SxCR_DIR_Pos) /*!< 0x00000080 */